信號完整性課程 

概述:課程概述 隨著通信電子行業(yè)的迅速發(fā)展,PCB設(shè)計(jì)的復(fù)雜程度越來越高,設(shè)計(jì)難度越來越大,低端的PCB設(shè)計(jì)工具如Protel等再不能勝任這種高密高速的PCB設(shè)計(jì)工作。Cadence的Allegro系列PCB設(shè)計(jì)工具作為業(yè)界領(lǐng)先
本信息已過期,發(fā)布者可在"已發(fā)商機(jī)"里點(diǎn)擊"重發(fā)"。

刷新時(shí)間:
2023-03-30 10:53:42 點(diǎn)擊46651次
標(biāo)簽:
聯(lián)系電話:
010-62876152-803 劉老師
QQ:
877975079
信用:4.0  隱性收費(fèi):4.0
描述:4.0  產(chǎn)品質(zhì)量:4.0
物流:4.0  服務(wù)態(tài)度:4.0
默認(rèn)4分 我要打分

課程概述

隨著通信電子行業(yè)的迅速發(fā)展,PCB設(shè)計(jì)的復(fù)雜程度越來越高,設(shè)計(jì)難度越來越大,低端的PCB設(shè)計(jì)工具如Protel等再不能勝任這種高密高速的PCB設(shè)計(jì)工作。Cadence的Allegro系列PCB設(shè)計(jì)工具作為業(yè)界領(lǐng)先的高端PCB設(shè)計(jì)平臺,以其設(shè)計(jì)流程完整,設(shè)計(jì)功能完善,簡單易用等諸特點(diǎn)為國內(nèi)外越來越多知名企業(yè)采用。然而,信號完整性設(shè)計(jì)是一門跨學(xué)科的領(lǐng)域,對大多數(shù)硬件設(shè)計(jì)師來說,是一個(gè)全新的領(lǐng)域。本課程通過對信號完整性設(shè)計(jì)基本理論深入淺出講解,起到了對硬件設(shè)計(jì)師進(jìn)入信號完整性設(shè)計(jì)領(lǐng)域拋磚引玉的作用,設(shè)計(jì)師對于信號完整性設(shè)計(jì)有初步的了解。

 

培訓(xùn)對象

有一定開發(fā)經(jīng)驗(yàn)的硬件工程師,有志從事高速高密度PCB設(shè)計(jì)以及PCB信號完整性設(shè)計(jì)的設(shè)計(jì)人員。

 

培訓(xùn)內(nèi)容

第1章 信號完整簡介
    1) 什么是信號完整性
    2) 單線信號質(zhì)量
    3) 串?dāng)_
    4) 電源系統(tǒng)
    5) EMC/EMI
  第2章 時(shí)域與頻域
    1) 時(shí)域
    2) 頻域與傅立葉分析
    3) 頻譜
    4) 帶寬與邊沿時(shí)間
  第3章 阻抗與模型
    1) 什么是阻抗
    2) 時(shí)域阻抗
    3) 頻域阻抗
    4) 等效電路模型

第4章 傳輸線
    1) 電阻,電容與電感
    2) 傳輸線
    3) 返回路徑

第5章 傳輸線與反射
    1) 反射的產(chǎn)生
    2) 反射分析
    3) 解決放射的方法

第6章 有損傳輸線
    1) 傳輸線損耗
    2) 天線效應(yīng)
    3) 預(yù)加重與平衡

第7章 傳輸線與串?dāng)_
    1) 串?dāng)_與耦合
    2) 串?dāng)_與時(shí)序
    3) 降低串?dāng)_的方法

第8章 差分線與差分阻抗
    1) 差分信號
    2) EMI與共模噪聲

第9章 電源系統(tǒng)
    1) 供電系統(tǒng)模型
    2) 供電系統(tǒng)設(shè)計(jì)

[本信息來自于今日推薦網(wǎng)]